深圳市鹰眼科技实业有限公司

店铺首页>新闻资讯

南宁高频通信PCB打样40元起 欢迎在线咨询

2020/4/9 14:00:37

  在高速设计中,如何解决信号的完整性问题?

  信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(outputimpedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。

  在产品工程中,PCB的设计占据非常重要的位置,尤其在高频电设计中。

  有一些普遍的规则,这些规则将作为普遍指导方针来对待。将高频电路之PCB的设计原则与技巧应用于设计之中,则可以大幅提高设计成功率。

  在高速系统中,首先考虑接地和互连线E的传输延迟时间。系统速度受信号线上的传输时间影响很大。虽然集成电路内部处理速度很快,但由于PCB板上普通互连线上的延迟时间较长,导致系统总延迟时间增加,进而导致系统整体速度下降,这一点在高速移位寄存器、同步计数器等步器件尤为明显。因此,如果系统由多块PCB板组成。对于拥有这些特性的高速器件应尽量放在同一个PCB板上,从而避免出现因主PCB板至不同插件板上的时钟信号传渝延迟时间不相等面导致移位寄存器等器件产生移位错误的问题。

  在高速 PCB 设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?

  一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗。

点击展开

相关资讯

店铺热门产品


产品分类

QQ交谈
拨打电话 立即联系