产品 详情 大图
  • 图文详情
  • 产品参数
  •   在高速系统中,首先考虑接地和互连线E的传输延迟时间。系统速度受信号线上的传输时间影响很大。虽然集成电路内部处理速度很快,但由于PCB板上普通互连线上的延迟时间较长,导致系统总延迟时间增加,进而导致系统整体速度下降,这一点在高速移位寄存器、同步计数器等步器件尤为明显。因此,如果系统由多块PCB板组成。对于拥有这些特性的高速器件应尽量放在同一个PCB板上,从而避免出现因主PCB板至不同插件板上的时钟信号传渝延迟时间不相等面导致移位寄存器等器件产生移位错误的问题。

      在高速 PCB 设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?

      一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗。

      高速电路PCB的布线设计原则

      1.使逻辑扇出小化,只带一个负载。

      2.在高速信号线的输出与接收端之间尽可能避免使用通孔,避免引脚图形的十字交叉。尤其是时钟信号线,需要特别注意。

      3.上下相邻两层信号线应该互相垂直,避免拐直角弯。

      4.并联端接负载电阻应尽可能靠近接收端。

      5.为保证小反射,所有的开路线(或没有端接匹配的线)长度必须满足以下式:

      Lopen——开长路线度(inches)

      trise——信号上升时间(ns)

      tpd——线的传播延迟(0.188ns/in——按带线特性)。

      6.当开路线长度超过上式要求的值时,应使用串联阻尼电阻器,串联端接电阻应该尽可能地接到输出端的引脚上。

      7.保证模拟电路和数字电路分开,AGND和DGND必须通过一个电感或磁珠连接在一起,并尽可能在接近A/D转换器的位置。

      8.保证电源的充分去耦。

      9.好使用表面安装电阻和电容。

      如何避免高频干扰?

      避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加 ground guard/shunt traces 在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。

    品牌 鸿兴瑞合
    价格: ¥218.00元
    产品数量 1000
    产品关键字: 东莞高频通信PCB
    所属行业 PCB电路板
    发布时间 2021/1/14 8:17:27

    店铺热门产品


    产品分类

    QQ交谈
    拨打电话 立即联系